国产EDA确定要做全流程吗?

为甚么要打造全流程的国产EDA工具 ?

用户们对于EDA工具的两大痛点是价钱高尚以及难以运用 。对于此,确全流上海合见工业软件总体CTO贺培鑫深有感触,国产“运用EDA工具的确全流门槛已经颇为高  ,假如还只是国产点工具,想要把全部流程做起来 ,确全流而后收敛、国产能协同优化就会变患上颇为难题。确全流“

假如国内的国产公司没措施做出全流程的EDA工具链 ,就不措施真正地处置洽谈的确全流下场 ,这是国产行业共识 。

提供全流程工具是确全流良多新兴的国产EDA公司自动于抵达的目的 ,谁能开始告竣还欠好下论断  。国产

这些公司中 ,确全流颇为值患上关注的国产是建树仅两年半的合见工软,他们在提供全流程EDA平台的新国产EDA多维演进策略已经失效,在快捷推出EDA以及IP产物 ,最近就宣告了5个新品 。

打造全流程EDA难在哪 ?

国内已经有良多EDA的公司,但绝大部份都只能提单点工具 ,很少能做出全流程的工具链 ,这是由于这对于企业的魔难颇为大。

“融成本领、财富资源概况财富链生态的反对于 ,加之公司经营规画、人事财政等模块 ,假如每一家公司都要这样做的话 ,负责简直会比力大 。”上海合见工业软件总体联席总裁徐昀分享 ,“在合见建树以前品评辩说公司策略以及策略时,咱们首先思考的是若何应答之后国产EDA面临的重大挑战,清晰了主要处置数字大芯片妄想对于EDA 、对于生态的需要 ,从建树一起头就奠基平台型的顶层妄想 ,排汇了国内领军强人以及成建制的团队,具备资金根基以及产物经营平台根基。”

强人、资金以及技术只是可能提供全流程EDA工具的根基,更难的在于客户的接受以及招供 。现着实EDA规模,三巨匠临时占有技术以及市场的主导权,想要压倒客户接受国产EDA的难度重大  。

上海合见工业软件总体CTO贺培鑫对于此持悲不雅态度 ,就算是巨头公司推出新工具 ,客户也会有忌惮 ,由于客户耽忧自己花那末多的光阴以及经费 ,最后由于用了新的工具,破费进去的芯片不使命 ,这可能会导致小型企业直接开张 。

“咱们有一些优势  。”贺培鑫对于雷峰网(公共号 :雷峰网)展现 ,“咱们在国内 ,不论是运用工程师仍是产物工程师都可能直接到客户那边演示产物 ,更易削减客户的信托 。而且这些运用工程师以及产物工程师以及客户在统一个时区 ,讲相同的语言,能给客户提供更好的技术反对于 。”

“尚有很关键的一点,咱们的研发、市场以及销售都要以及客户交流 ,短缺清晰客户需要,为客户提供三大工业物不处置的痛点,经由这样的方式 ,客户就会发现必需运用国产EDA工具 ,在这个历程中也会削减客户对于国产EDA的忌惮 。”贺培鑫颇为清晰  ,“咱们首先要做的是遇上国内乱先的产物,而后下一代产物要逾越既有的国内乱先产物 。”

若何快捷打造全流程EDA工具 ?

想要在EDA规模实现逾越的难度清晰高于良多行业 ,但在国产需要的布景下,给中国EDA公司削减了乐成的可能性 。

合见工软打造全流程EDA工具的策略重大演绎综合便是“新国产EDA多维演进策略” ,详细可能体如今产物是研发+笼络美满 ,产物规范是EDA+IP同步增长,强人是引进+自己哺育的方式 ,重大来说便是在多方面都是双线致使少线并行,目的便是打造一个平台型的EDA,提供全流程的EDA工具链 。

假如对于芯片妄想的全流程稍加批注 ,会更易清晰全流程EDA工具的熏染以及价钱。

计划一款AI 、汽车概况5G的芯片,一起头都要先做零星妄想,从抽象的层面看这是零星妄想的最高层,搜罗着芯片  、整机零星以及软件  。

零星妄想完之后就需要抉择种种IP,搜罗处置器的IP ,好比抉择Arm概况RISC-V ,尚有接口IP  ,则是PCIe概况DDR。

选完IP,进入数字实现阶段 ,这个历程需要运用大批的EDA工具,要把RTL code实现成网表,需要有前端 、后端妄想,尚有种种验证使命。

接下来能耐将妄想验证好的芯片送到晶圆代工场制组成芯片 。

合见工软在近期宣告的5款新品 ,拆穿困绕了芯片妄想的差距关键。

在最下层的零星层面,合见工软推出的是商用级伪造原型妄想与仿真工具套件UniVista V-Builder/vSpace ,搜罗零星级原型妄想工具V-Builder以及伪造原型仿真情景vSpace。

这个工具最大的价钱便是辅助芯片公司延迟芯片上市光阴。

“芯片公司开拓SoC时,芯片尚未做归来 ,致使芯片的RTL妄想都尚未做好时 ,就想要开拓软件,由于他们不想错失市场机缘。”贺培鑫介绍,V-Builder可能在RTL code尚未做好以前就能开拓软件 。vSpace工具则是在厂商有RTL code时 ,就能开始仿真验证,打造测试左移的熏染 ,尽管纵然同时优化全部零星的软件以及硬件。

零星妄想之后所需的IP ,合见工软最新推出了UniVista PCIe Gen5 IP ,这是首款自主知识产权的天下产PCIe Gen5残缺处置妄想,已经乐成运用在客户芯片中 。

“随着妄想庞漂亮的提升 ,咱们发现客户在妄想芯片的时候 ,会更多思考IP以及EDA 。”上海合见工业软件总体 IP事业部总司理刘矛以为 ,“假如想做到业界争先的位置,IP策略必不可少,EDA+IP也颇为相宜合见工软部份的睁开火略。”

在数字实现流程 ,合见工软新推出了测试向量自动天生工具UniVista Tespert ATPG 。ATPG是为了确保妄想的使命可能个别使命 ,在妄想阶段用Tespert ATPG这样的工具自动地发生的测试向量 ,可能对于芯片的所有功能做拆穿困绕 。

测试确定不能漠视,在芯片妄想历程中测试老本在大芯片名目里已经占到老本的20%以上 。

“20年前我刚进入EDA行业的时候,花了约莫三五年光阴见告巨匠为甚么要做DFT(可测试性妄想) 。如今DFT已经变患上越来越紧张 ,它可能从飞腾芯片妄想公司的测试老本以及飞腾产物缺陷率两个维度辅助芯片妄想公司。”上海合见工业软件总体副总裁敬伟泄露,

“UniVista Tespert ATPG是咱们宣告的第一款DFT工具 。尽管往年才正式宣告 ,但客户从去年10月份就开始测试 。已经有国内十多少家客户做了挨近二十个名目,客户的普遍反映都是咱们的产物在功能以及拆穿困绕率上已经站在了行业优异水平。”

合见工软这次还宣告了全场景验证硬件零星UniVista Unified Verification Hardware System(简称“UVHS”),全场景的意思是UVHS不光可能做硬件仿真(Emulation),还可能做原型验证(Prototyping) 。

雷峰网懂取患上 ,合见工软的UVHS可能延迟40%-60%的芯片流片(tape-out)光阴 。

芯片妄想艰深先做硬件仿真验证芯片的RTL code是否精确 ,验证芯片的功能以及能效 。而后才会进入原型验证。

“咱们的UVHS这个零星既可能做硬件仿真,也可能做原型验证,拆穿困绕了四个差距的运用的场景,以是咱们叫它‘全场景验证妄想’。”贺培鑫介绍 。

在芯片制作封装的关键 ,合见工软也新推出了UniVista EDMPro电子零星研发规画平台 。这是一个经由多家头部客户运用后迭代的产物 ,平台搜罗三个组件:RMS(资源库规画零星) 、电子妄想魔难工具、电子妄想评审零星。

“有了EDMPro零星 ,咱们就真的可能知足电子零星以及芯片妄想可能一起联动相助的需要  。”贺培鑫指出。

从零星妄想工具 ,到数字实现工具,IP ,合见工软正快捷向着提供国产全流程EDA工具的倾向挨近 ,辅助芯片公司延迟产物上市光阴的同时 ,还在买通芯机联动的链条,也便是芯片妄想公司以及整机产物公司的短缺联动。

合见工软的中国速率

从2021年3月1日正式开始经营 ,惟独一条产物线一个产物 ,也便是合见工软最紧张的软件产物叫数字验证仿真器UniVista Simulator 。

经由两年半光阴 ,不论是自研的产物仍是经由并购整合 ,合见工软的产物线以及职员数目都在快捷扩展,这在当下的财富情景里并不易。

“合见在建树之初,咱们的中间团队想患上仍是蛮透辟 ,有平台化的想法 ,这个想法颇为紧张 ,如今证实咱们的平台化实现患上很好,部份的并购整合也乐成,可能反对于合见顺遂推斲丧物并把客户效率好 。”徐昀以为  ,“也患上益于合见的双轮驱动企业睁开火略以及部份思绪的构建,也便是强人以及商业落地能耐的双轮,合见工软能耐在当下的财富情景中睁开患上比力快。”

合见工软睁开的速率也是中国EDA新兴实力的典型代表。

短短两年半,合见工软实现为了三个笼络 ,一个是华桑  ,是验证硬件的硬件根基 。还笼络了北京云枢 ,是PCB零星级配合的根基 ,在PCB以及零星级方面提供了紧张的反对于。往年上半年实现笼络的北京诺芮,是一个颇为宜的IP公司,controller IP的根基颇为宜 ,也有比力成型的客户以及晃动的支出,技术产物积攒也黑白常强 。

敬伟介绍 ,合见工软的客户已经有逾越100家 ,残缺拆穿困绕了数字芯片的种种规模,从罕有的高功能合计 、AI、DPU、GPU、收集 、手机、再到零星厂商 ,好比合计机,收集配置装备部署 ,汽车电子等 。

合见工软正在用中国速率 ,打造平台型EDA产物 ,也是处置中国洽谈下场的紧张实力 。

雷峰网原创文章 ,未经授权防止转载。概况见转载须知。

更多内容请点击【时尚】专栏

精彩资讯